西安邮电大学学报

2020, v.25;No.147(06) 67-72

[打印本页] [关闭]
本期目录(Current Issue) | 过刊浏览(Past Issue) | 高级检索(Advanced Search)

统一渲染架构GPU中可配置二级Cache设计
Design of configurable L2 cache for unified rendering architecture GPU

杜慧敏;康浩然;王可;

摘要(Abstract):

针对统一渲染架构图形处理器(graphics processing unit,GPU)在不同应用场景下的缓存需求,提出了一种大小及数目可配置的二级高速缓存(L2 Cache)设计方案。单一L2 Cache设计采用4路组相联结构,使用改进的伪最近最少使用PLRU-0(modified pseudo-LRU-0)算法作为替换算法,利用哈希选择算法控制不同配置模式的切换,最终实现了128 kB、256 kB、512 kB三种L2 Cache大小及数目的配置模式。实验结果表明,与不可配置L2 Cache的方案相比,所提设计方案的GPU中缓存结构性能较好。

关键词(KeyWords): 统一渲染架构GPU;L2 Cache;可配置架构

Abstract:

Keywords:

基金项目(Foundation): 陕西省重点研发计划项目(2017ZDXM-GY-005)

作者(Author): 杜慧敏;康浩然;王可;

Email:

DOI: 10.13682/j.issn.2095-6533.2020.06.008

参考文献(References):

扩展功能
本文信息
服务与反馈
本文关键词相关文章
本文作者相关文章
中国知网
分享