西安邮电大学学报

2020, v.25;No.147(06) 63-66+81

[打印本页] [关闭]
本期目录(Current Issue) | 过刊浏览(Past Issue) | 高级检索(Advanced Search)

一种模式可配置的单精度浮点乘法器设计
Design of a mode-reconfigurable floating-point multiplier

蒋林;田璞;邓军勇;

摘要(Abstract):

提出了一种模式可配置的单精度浮点乘法器设计方案。利用90 nm互补金属氧化物半导体(complementary metal oxide semiconductor,CMOS)工艺设计了基于原码一位乘法、基4-Booth算法和Wallace树型算法等3种常用定点数乘法的浮点乘法器,测试了3种乘法器的性能。在乘法器的尾数乘法部分添加模式选择模块,根据应用场景对频率、功耗和面积3个性能的不同需求选择和切换相应的算法,以满足不同应用对对处理器性能的要求。实验结果表明,与ifpmul32方法相比,所提设计的延时降低了57%,最低功耗降低了76.6%。与粗粒度可重构处理器实现的浮点乘法器相比,计算一次浮点乘法所需时钟周期数平均减少了87.3%。

关键词(KeyWords): 单精度;浮点乘法器;可配置;逻辑综合

Abstract:

Keywords:

基金项目(Foundation): 国家自然科学基金项目(61772417,61602377,61634004);; 陕西省科技统筹创新工程项目(2016KTZDGY02-04-02);; 陕西省重点研发计划项目(2017GY-060)

作者(Author): 蒋林;田璞;邓军勇;

Email:

DOI: 10.13682/j.issn.2095-6533.2020.06.007

参考文献(References):

扩展功能
本文信息
服务与反馈
本文关键词相关文章
本文作者相关文章
中国知网
分享